Outils personnels
Vous êtes ici : Accueil Publications
Se connecter


Mot de passe oublié ?
 

Publications récentes du projet OveRSoC

  1. Modélisation niveau système de SoC reconfigurables
    • Imène Benkhermi, Amine Benkhelifa, Daniel Chillet, Sébastien Pillement, Jean-Christophe Prévotet, François Verdier
    • SYMPAAA'2005, 8ème Symposium en Architectures nouvelles de machines, page 107--118 - April 2005

  2. Exploring RTOS issues with a high-level model of a reconfigurable SoC platform
    • François Verdier, Jean-Christophe Prévotet, Amine Benkhelifa, Daniel Chillet, Sébastien Pillement
    • ReCoSoC 2005: European Workshop on Reconfigurable Communication-centric SoCs - June 2005

  3. System-level Modelling for Reconfigurable SoCs
    • Imène Benkhermi, Amine Benkhelifa, Daniel Chillet, Sébastien Pillement, Jean-Christophe Prévotet, François Verdier
    • 20th Conference on Design of Circuits and Integrated Systems (DCIS) - November 2005
       
  4. A Modular SystemC RTOS model for Embedded Services Exploration
    • E. Huck, B. Miramond, F. Verdier
    • DASIP - nov 2007
       
  5. OveRSoC Graphical Design Environment
    •  M. Aichouch, B, Miramond, E. Huck
    •  DASIP - nov 2008
       
  6. SystemC multiprocessor RTOS model for services distribution on MPSoC platforms
    • E. Huck, B. Miramond, F. Verdier 
    • DASIP - nov 2008
       
  7. A Frameword for the Exploration of RTOS Dedicated to the Management of Hardware Reconfigurable resources
    • J.-C. Prévotet, A. Benkhelifa, B. Granado, E, Huck, B. Miramond, F. Verdier, D. Chillet, S. Pillement
    • ReConfig - dec 2008
       
  8. Using High-Level RTOS Models for HW/SW Embedded Architecture Exploration: Case Study on Mobile Robotic Vision
    •  E. Huck, B. Miramond, F. Verdier, M Maillard, Th. Lefebvre
    •  EURASIP Journal on Embedded Systems, Volume 2008 - 2008
       
  9. A neural network model form real-time scheduling on heterogenous SoC architectures
    •  D. Chillet, S. Pillement and O. Sentieys
    •  IEEE International Joint Conference on Neural Networks (IJCNN), Orlando, Aug 2007
  10. Hardware task scheduling for heteregeneous SoC architectures
    • D. Chillet, S. Pillement and O. Sentieys, I Benkermi
    • EUSIPCO, Poland, Septembre 200
       
  11. Vers une implémentation matérielle d'un réseau de neurones pour le service d'ordonnancement de tâches au sein d'un SoC
    •  D. Chillet, S. Pillement and O. Sentieys
    •  Actes du GRETSI, Troyes, France, Septembre 2007
       
  12. Hardware task context management for fine grained dynamically reconfigurable architecture
    •  S. Garcia J.-C. Prévotet, B. Granado
    • DASIP - nov 2007
       
  13. Design of Fine Grained Dynamically Reconfigurable Architecture for OS Support
    •  S. Garcia and B. Granado
    •  DCIS - nov 2008
       
  14. OLLAF: a Fine Grained Dynamically Reconfigurable Architecture for OS Support
    •  S. Garcia and B. Granado
    •  DASIP - nov 2008
       
  15. A dual plane Reconfigurable Architecture for OS Support
    •  S. Garcia and B. Granado
    •  IDT - dec 2008 
Actions sur le document
« Août 2017 »
Août
LuMaMeJeVeSaDi
123456
78910111213
14151617181920
21222324252627
28293031